分析如下74LS153數(shù)據(jù)選擇器構(gòu)成電路的輸出邏輯函數(shù)式。
您可能感興趣的試卷
你可能感興趣的試題
分析邏輯電路,要求寫出輸出邏輯式、列出真值表、說(shuō)明其邏輯功能。
試分析同步時(shí)序邏輯電路,要求寫出各觸發(fā)器的驅(qū)動(dòng)方程、狀態(tài)方程,畫出完整的狀態(tài)轉(zhuǎn)換圖(按Q3Q2Q1排列)。
最新試題
要實(shí)現(xiàn)3變量的邏輯函數(shù),可以使用()加上若干基本邏輯門來(lái)實(shí)現(xiàn)。
結(jié)構(gòu)較復(fù)雜、運(yùn)行速度較快的時(shí)序電路廣泛采用同步方式來(lái)實(shí)現(xiàn)。
數(shù)值比較器的擴(kuò)展方式有串聯(lián)和并聯(lián)兩種,其中并聯(lián)連接方式比串聯(lián)連接方式運(yùn)行速度快,但需要更多的芯片來(lái)構(gòu)成。
集成同步二進(jìn)制計(jì)數(shù)器74LVC161的TC端口輸出高電平時(shí),說(shuō)明此時(shí)計(jì)數(shù)器發(fā)生進(jìn)位操作。
雙向移位寄存器的數(shù)據(jù)輸入方式不包括()。
下面的555芯片,6腳是高電平有效,那么高電平的電壓值的范圍是多少?()
555芯片的4腳可以直接控制輸出端3腳的電位,2腳也可以控制輸出端3腳的電位,6腳也可以控制輸出端3腳的電位,那么這三個(gè)引腳哪個(gè)的優(yōu)先級(jí)別最高?()
某JK觸發(fā)器的現(xiàn)態(tài)為1,次態(tài)為0,說(shuō)明其激勵(lì)可能是()。
?這個(gè)電路中出現(xiàn)的門有哪幾種?()
下圖用D觸發(fā)器構(gòu)建了一個(gè)()觸發(fā)器。