A.MOV CS,AX
B.MOV DS,AX
C.MOV SS,AX
D.MOV ES,AX
您可能感興趣的試卷
你可能感興趣的試題
A.DH=10H,CF=1
B.DH=0F0H,CF=0
C.DH=10H,CF=0
D.DH=0F0H,CF=1
A.OF,AF,PF
B.OF,AF,CF
C.OF,PF,CF
D.AF,PF,CF
A.SHR AX,1;SHR AX,1
B.SHL AX,1;SHL,AX,1
C.ROL AX,1;ROL AX,1
D.RCR AX,1;RCR AX,1
A.AX,BX,CX,DX
B.BX,BP,SI,DI
C.SP,IP,BP,DX
D.CS,DS,ES,SS
A.85B92H
B.86192H
C.BB690H
D.12169H
最新試題
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個(gè)字節(jié)的各位分別存儲在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
按照是否需要刷新操作分類,RAM可分為()和()。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
SPI總線有四工作模式,取決于()和()這兩位的組合。