您可能感興趣的試卷
你可能感興趣的試題
最新試題
若采用LRU替換算法,計(jì)算Cache的塊命中率。
設(shè)計(jì)8位字長的寄存器—寄存器型指令3條,16位字長的寄存器一存儲器型變址尋址方式指令4條,變址范圍不小于正、負(fù)127。請?jiān)O(shè)計(jì)指令格式,并給出指令各字段的長度和操作碼的編碼。
要求操作碼的平均長度最短,請?jiān)O(shè)計(jì)操作碼的編碼,并計(jì)算操作碼編碼的平均長度。
若在程序執(zhí)行過程中,每從主存裝入一塊到Cache,平均要對這個(gè)塊訪問16次,計(jì)算在這種情況下的Cache命中率。
若傳送106個(gè)文字符號,且每個(gè)文字符號后均自動(dòng)跟一個(gè)空格,按最短的編碼,共需傳送多少個(gè)二進(jìn)制位?若傳送波特率為9600bPS,共需傳送多少時(shí)間?
僅根據(jù)使用頻度,不考慮其它要求,設(shè)計(jì)出全Huffman操作碼,計(jì)算其平均碼長。
若對數(shù)字0~9和空格采用二進(jìn)制編碼,試設(shè)計(jì)編碼平均長度最短的編碼。
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個(gè)階段,并采用兩級流水線。為了采用指令取消技術(shù),請修改上面的程序。
有一個(gè)16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個(gè)32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
在編號分別為0,1,2,……,9的16個(gè)處理器之間,要求按下列配對通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡(luò)類型、控制方式,并畫出該互連網(wǎng)絡(luò)的拓?fù)浣Y(jié)構(gòu)和各級的交換開關(guān)狀態(tài)圖。