A.全相連
B.段相連
C.組相連
D.直接
您可能感興趣的試卷
你可能感興趣的試題
A.向前兼容,并向上兼容
B.向后兼容,力爭向上兼容
C.向前兼容,并向下兼容
D.向后兼容,力爭向下兼容
A.主存地址
B.邏輯地址
C.物理地址
D.有效地址
A.基址尋址
B.間接尋址
C.變址尋址
D.直接尋址
A.通道開始選擇設備期
B.通道數據傳送期
C.通道數據傳送結束期
D.用戶經訪管指令進入管態(tài),運行I/O管理程序的期間
A.從上向下設計
B.從下向上設計
C.從兩頭向中間設計
D.從中間開始向上、向下設計
最新試題
僅根據使用頻度,不考慮其它要求,設計出全Huffman操作碼,計算其平均碼長。
畫出流水線任務調度的狀態(tài)有向圖。
畫出其中一組的邏輯圖。
考慮題目全部要求,設計優(yōu)化實用的操作碼形式,并計算其操作碼的平均碼長。
在編號分別為0,1,2,……,9的16個處理器之間,要求按下列配對通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網絡類型、控制方式,并畫出該互連網絡的拓撲結構和各級的交換開關狀態(tài)圖。
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個階段,并采用兩級流水線。為了采用指令取消技術,請修改上面的程序。
有一個16KB4路組相聯Cache的32位微處理器,假定該Cache的塊為4個32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
若對數字0~9和空格采用二進制編碼,試設計編碼平均長度最短的編碼。
假設在3000次訪存中,第一級Cache不命中110次,第二級Cache不命中55次。試問:在這種情況下,該Cache系統的局部不命中率和全局不命中率各是多少?
共需要多少個觸發(fā)器和多少個與門?