A.z3+z4
B.-2z-2z-2
C.z+z2
D.z-1+1
您可能感興趣的試卷
你可能感興趣的試題
A.時(shí)間;T
B.頻率;π
C.時(shí)間;2T
D.角頻率;2π
已知x(n)的Z變換為X(z),則x(n+n0)的Z變換為()。
A.A
B.B
C.C
D.D
A.0<|z|<∞
B.|z|>0
C.|z|<∞
D.|z|≤∞
A.有限長(zhǎng)序列
B.右邊序列
C.左邊序列
D.雙邊序列
A.u(n)
B.-u(n)
C.u(-n)
D.u(n-1)
最新試題
對(duì)于TMS320C5416DSP而言,如果外部輸入時(shí)鐘信號(hào)(CLKIN)為16MHz,通??梢栽谟布跏蓟瘯r(shí)配置時(shí)鐘模式寄存器(CLKMD寄存器)來(lái)對(duì)CLKIN信號(hào)進(jìn)行倍頻處理使其高速運(yùn)行。若軟件初始化時(shí)設(shè)置時(shí)鐘模式寄存器(CLKMD)的值為0x9007有效時(shí),TMS320C5416DSP的CPU實(shí)際運(yùn)行頻率為()
離散二進(jìn)小波變換的含義是()
對(duì)于TMS320C5416DSP而言,關(guān)于內(nèi)部存儲(chǔ)資源以下說(shuō)法正確的是()
系統(tǒng)在數(shù)字信號(hào)處理時(shí)的基本算法是()。
C54x DSP具有4對(duì)8條總線,對(duì)應(yīng)不同的操作(訪問(wèn)類型)需要同時(shí)使用其中一對(duì)或幾對(duì)總線。同時(shí)完成“16數(shù)據(jù)寫”操作時(shí),將用到以下哪組總線?()
采用C語(yǔ)言開發(fā)C54x DSP程序時(shí),將產(chǎn)生以下數(shù)據(jù)段和程序段,請(qǐng)問(wèn)以下數(shù)據(jù)段中哪些通常為未初始化變量保留存儲(chǔ)空間()
C54x DSP的CPU有多個(gè)運(yùn)算單元,累加器是其重要組成部分,請(qǐng)指出以下選項(xiàng)中哪些是C54x DSP的累加器?()
TMS320VC5416 DSP中,算數(shù)邏輯運(yùn)算單元(ALU)的位數(shù)為以下哪項(xiàng)的值?()
對(duì)于TMS320C5416DSP,若采用Q15法定標(biāo)則計(jì)算Q15數(shù)據(jù)乘以Q15數(shù)據(jù)則其結(jié)果為Q30數(shù)據(jù),通常會(huì)先將ST1寄存器的FRCT位設(shè)置為(),從而使乘法的結(jié)果左移一位變?yōu)镼31數(shù)據(jù)消除冗余的符號(hào)位。
C54x DSP程序開發(fā)時(shí),為提高數(shù)字信號(hào)處理的效率,可以選用()標(biāo)準(zhǔn)庫(kù),調(diào)用其提供的fir函數(shù),實(shí)現(xiàn)FIR濾波器。