A.功率因數(shù)高
B.有效抑制網側諧波電流
C.投資省
D.控制方便
您可能感興趣的試卷
你可能感興趣的試題
A.在線式
B.后備式
C.在線互動式
D.靜態(tài)式
A.脈寬調制型
B.恒流變換型
C.諧振開關型
D.恒壓變換型
A.可控整流調壓
B.雙向晶閘管調壓
C.直流斬波調壓
D.逆變器PWM控制
A.三相之間的觸發(fā)脈沖相隔120º
B.同相的兩個觸發(fā)脈沖相隔180º
C.同相的兩個觸發(fā)脈沖相隔120º
D.采用雙脈沖或單寬脈沖觸發(fā)
A.三相橋式整流器
B.三相橋式有源逆變器
C.逆變變壓器
D.斬波器
A.邏輯無環(huán)流
B.邏輯有環(huán)流
C.有環(huán)流
D.錯位無環(huán)流
A.直流側有直流源E,電動勢方向與電流方向一致
B.∣E∣>∣Ud∣
C.逆變角β<90º
D.電路一定要串接大電感維持電流連續(xù)平穩(wěn)
A.負載換流
B.脈沖強迫換流
C.器件換流
D.電網電壓換流
A.同步環(huán)節(jié)
B.鋸齒波形成及移相控制環(huán)節(jié)
C.脈沖形成、放大和輸出環(huán)節(jié)
D.脈沖保護環(huán)節(jié)
A.與電流連續(xù)時沒有差別
B.理想空載轉速升高
C.機械特性顯著變軟
D.電機發(fā)生堵轉
最新試題
集成運放的反相輸入端,當輸入信號(ui1)由此輸入時,輸出信號(u0)與輸入ui1同相。
本征半導體是(),導電能力弱。
所謂異步時序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個時鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時刻改變。
異步計數(shù)器的計數(shù)脈沖加到了最低位觸發(fā)器,而其它各位觸發(fā)器都是,依靠相鄰低位觸發(fā)器輸出的進位脈沖,采用逐級傳遞方式進行觸發(fā)。
下面哪個集成元件為四位二進制超前進位全加器()
如果用預置數(shù)法實現(xiàn)3秒倒計時,74LS192預置數(shù)端輸入應該是()
3位二進制加法計數(shù)器的,計數(shù)長度為()
二進制計數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:5位二進制計數(shù)器實現(xiàn)()分頻。
3進制的加法計數(shù)器,需要()塊JK觸發(fā)器。
二進制計數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:3位二進制計數(shù)器實現(xiàn)()分頻。