A、外設(shè)中斷器
B、CPU的中斷邏輯電路
C、從中斷控制器讀回中斷類型號(hào)左移2位
D、由中斷類型號(hào)指向的向量地址表中讀出
您可能感興趣的試卷
你可能感興趣的試題
A、中斷
B、查詢
C、DMA
D、無條件
A、譯碼器
B、多路轉(zhuǎn)換器
C、雙向三態(tài)緩沖器
D、采樣保持器
A、74LS244
B、74LS138
C、74LS373
D、Intel8253
A、REP
B、RPT
C、REPZ
D、REPNZ
A、有進(jìn)位或借位
B、無進(jìn)位或借位
C、結(jié)果為零
D、結(jié)果不為零
最新試題
下列計(jì)算機(jī)設(shè)備中,最基本的I/O設(shè)備包括()
計(jì)算機(jī)使用總線的優(yōu)點(diǎn)是便于積木化,同時(shí)提高了信息傳輸速度。()
()是多媒體計(jì)算機(jī)的必備部件之一,它是CPU與音響設(shè)備之間的接口。
累加器就是一個(gè)加法器。()
8086CPU中引入的ALE和DMAC8237中引入的ADSTB地址鎖存信號(hào)都是為了實(shí)現(xiàn)地址\數(shù)據(jù)線的分時(shí)復(fù)用。()
8255的A口和B口工作在方式1時(shí),用于聯(lián)略和控制的C口信號(hào)不受CPU對(duì)C口輸出操作和置位/復(fù)位操作的影響。()
在計(jì)算機(jī)中引入高速緩存(Cache)的目的是為了彌補(bǔ)主存容量的不足。()
()芯片有主板上的紐扣電池供電,即使系統(tǒng)斷電,參數(shù)也不會(huì)丟失。
DRAM的內(nèi)容斷電后內(nèi)容會(huì)丟失,SRAM的內(nèi)容斷電后不會(huì)丟失。()
高速緩存是為了解決CPU和()之間速度不匹配而誕生的。其運(yùn)行速度比其他存儲(chǔ)器都快。