A.段內(nèi)偏移量
B.段基址
C.實(shí)際地址
D.有效地址
您可能感興趣的試卷
你可能感興趣的試題
A.寄存器內(nèi)容為零
B.寄存器內(nèi)容不為零
C.運(yùn)算結(jié)果為零
D.運(yùn)算結(jié)果不為零
A.0FH
B.0F1H
C.13H
D.3EH
A.64KB
B.128KB
C.1MB
D.1GB
A.44
B.44H
C.64
D.64H
A.30~39
B.30H~39H
C.0~9
D.41H~4AH
最新試題
I2C總線的通信速率僅由主機(jī)確定。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
SPI總線有四工作模式,取決于()和()這兩位的組合。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪問(wèn)的()性。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()