A.SHR BX,1
B.SAR BX,1
C.ROR BX,1
D.RCR BX,1
您可能感興趣的試卷
你可能感興趣的試題
執(zhí)行下列指令后,SP寄存器的值是:()
MOV SP,1000H
PUSH AX
A.0FFEH
B.0FFFH
C.1001H
D.1002H
A.00FEH
B.20102H
C.200FEH
D.0102H
A.先從(SP)讀出數(shù)據(jù),再將SP+2
B.先將SP+2,再從(SP)讀出數(shù)據(jù)
C.先從(SP)讀出數(shù)據(jù),再將SP-2
D.先將SP-2,再從(SP)讀出數(shù)據(jù)
8086微處理器的進(jìn)行寫操作操作的過程中,分別為()
A.0和0
B.0和1
C.1和0
D.1和1
A.T1之后
B.T2之后
C.T3之后
D.T4之后
最新試題
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
SPI總線的4個(gè)信號是()、()、()和/CS或/SS。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個(gè)字節(jié)的各位分別存儲在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
10號DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()