A.NMI、除法中斷、INTR
B.NMI、INTR、除法中斷
C.INTR、除法中斷、NMI
D.除法中斷、NMI、INTR
您可能感興趣的試卷
你可能感興趣的試題
A.DB
B.DW
C.DD
D.DT
A.寄存器尋址
B.寄存器間接尋址
C.直接尋址
D.立即尋址
A.
B.
C.
D.
A.MOV AX,0
B.XOR AX,AX
C.SUB AX,AX
D.OR AX,0
A.指令中可以只包含操作碼
B.指令中可以只包含操作數(shù)
C.指令長度是可變的
D.操作數(shù)在操作碼之后
最新試題
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
按照是否需要刷新操作分類,RAM可分為()和()。
在I2C總線中,應(yīng)答信號始終由從機發(fā)出。
指令A(yù)DD AL,6[BP][DI]是錯誤的。()
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()
某存儲器系統(tǒng)要求采用3:8譯碼器對A19~A15進行全譯碼,需要()片。
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()
通過條件轉(zhuǎn)移指令JXX可以實現(xiàn)分支結(jié)構(gòu)程序的編寫。()