已知以下數(shù)據(jù)段:
DATA SEGMENT
VAR1 DB 10 dup(2, 3 dup())
VAR2 DW VAR3, VAR1, 10h
VAR3 DB 10, , 12 dup()
DATA ENDS
數(shù)據(jù)段DATA中定義的三個(gè)變量共占用()字節(jié)空間。
A.68
B.58
C.78
D.57
您可能感興趣的試卷
你可能感興趣的試題
A.4KB
B.64KB
C.1MB
D.4GB
A.14
B.15
C.16
D.17
A.中斷請(qǐng)求寄存器IRR
B.中斷屏蔽寄存器IMR
C.中斷服務(wù)寄存器ISR
D.標(biāo)志寄存器EFLAGS
A.MOV CS,1000
B.OUT DX,AX
C.MOV BL,BP
D.MOV AH,DX
最新試題
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
I2C總線的通信速率僅由主機(jī)確定。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
按照是否需要刷新操作分類,RAM可分為()和()。