A.3A31H
B.3231H
C.427BH
D.3A42H
您可能感興趣的試卷
你可能感興趣的試題
已知AL=75H,BL=92H,則兩條語句:
ADD AL,BL
DAA
執(zhí)行后AL及進位標志CF的值分別為()
A.67H和0
B.07H和1
C.67H和1
D.F7H和1
A.IN 63H,AX
B.IN AL,63H
C.MOV ES,2D00H
D.MOV [DI],[SI]
A.目標代碼應(yīng)該小于64KB
B.源程序中允許有數(shù)據(jù)段、代碼段和堆棧段
C.在代碼段偏移地址為100H的單元,必須是程序的第一條可執(zhí)行指令
D.源程序結(jié)束一般要返回到DOS狀態(tài)
最新試題
增計數(shù)模式的計數(shù)過程是()。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時序擴展比硬件I2C通信擴展具有更大的靈活性。
I2C總線的通信速率僅由主機確定。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
指令LEA BX,TABLE等價于指令MOV BX,OFFSET TABLE。()
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
SPI總線有四工作模式,取決于()和()這兩位的組合。
MSP430單片機的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個。
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。