A.存儲(chǔ)單元
B.存儲(chǔ)段
C.存儲(chǔ)體
D.芯片
您可能感興趣的試卷
你可能感興趣的試題
A.定位偏移地址
B.定義子程序
C.定義不同長(zhǎng)度的數(shù)據(jù)
D.定義段寄存器
A.直接尋址
B.寄存器間接尋址
C.基址尋址
D.變址尋址
A.PC2,PC4
B.PC2,PC6
C.PC4,PC2
D.PC6,PC2
A.NMI
B.INTR
C.INTA
D.LOCK
A.8K
B.16K
C.32K
D.64K
最新試題
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
按照是否需要刷新操作分類,RAM可分為()和()。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
MSP430單片機(jī)可以通過(guò)方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()