A.控制指令
B.訪存指令
C.輸入輸出指令
D.偽指令
您可能感興趣的試卷
你可能感興趣的試題
A.組合邏輯型控制器
B.微程序控制器
C.存儲(chǔ)邏輯型控制器
D.運(yùn)算器
A.2
B.3
C.12
D.13
A.下面一層實(shí)現(xiàn)的功能相對(duì)復(fù)雜
B.上面一層實(shí)現(xiàn)的功能相對(duì)強(qiáng)大
C.使用下面一層的功能相對(duì)容易
D.使用上面一層的功能呢相對(duì)困難
A.小數(shù)點(diǎn)固定在最低位數(shù)的后面
B.小數(shù)點(diǎn)固定在最高位數(shù)的后面
C.小數(shù)點(diǎn)的位置可以隨意指定
D.沒有小數(shù)的數(shù)
A.24根針排成1列
B.24根針排成2列
C.24根針排成3列
D.24根針排成4列
最新試題
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲(chǔ)信息的。
將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。
計(jì)算機(jī)的I/O接口是()之間的交接界面。
存儲(chǔ)在能永久保存信息的器件中的程序被稱為()。
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場(chǎng)所是()。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。