A.基本RS觸發(fā)器
B.加法器
C.JK觸發(fā)器
D.譯碼器
您可能感興趣的試卷
你可能感興趣的試題
A.74LS138
B.74LS283
C.74LS85
D.74LS153
A.反向串聯(lián)
B.反向并聯(lián)
C.正向串聯(lián)
D.正向并聯(lián)
A.正極
B.負(fù)極
C.陰極
D.反向極
A.純凈半導(dǎo)體
B.雜質(zhì)半導(dǎo)體
C.普通半導(dǎo)體
D.參雜半導(dǎo)體
A.3
B.4
C.5
D.6
A.512
B.256
C.128
D.64
A.32
B.31
C.30
D.33
A.4
B.8
C.16
D.32
A.10
B.11
C.100
D.0101
A.6
B.5
C.4
D.3
最新試題
全加器的輸入信號(hào)是()
對(duì)理想運(yùn)放,當(dāng)運(yùn)放工作在線性區(qū)時(shí),其輸出電壓與兩個(gè)輸入端的電壓差呈非線性關(guān)系。
反相比例運(yùn)算電路,平衡電阻的求法:令ui=0,則uo=0,此時(shí)反相端對(duì)地總電阻值,即為所求平衡電阻值。
現(xiàn)有58個(gè)信息等待用二進(jìn)制代碼進(jìn)行編碼,需要用8位二進(jìn)制代碼來(lái)表示。
4位二進(jìn)制加法計(jì)數(shù)器的,計(jì)數(shù)長(zhǎng)度為()
反相比例運(yùn)算,放大倍數(shù)為5,輸入0.2v,輸出為()v。
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
uo與ui大小相等,相位相反,此時(shí)的電路稱為反相器,或倒相器。
集成運(yùn)放應(yīng)用范圍現(xiàn)已遠(yuǎn)遠(yuǎn)超出了數(shù)學(xué)運(yùn)算,涉及到了()測(cè)量和自動(dòng)控制等方面
下面哪個(gè)集成元件為四位二進(jìn)制超前進(jìn)位全加器()