A.1.54
B.3.20
C.3.13
D.1.67
您可能感興趣的試卷
你可能感興趣的試題
A.高級(jí)設(shè)計(jì)
B.基本編碼原則
C.低級(jí)優(yōu)化
D.以上三個(gè)都是
A.功能單元的吞吐量界限
B.寄存器溢出
C.分支預(yù)測和預(yù)測錯(cuò)誤懲罰
D.以上三個(gè)都是
A.N*m/i
B.N*i/m
C.i*m/N
D.N/(m*i)
A.多個(gè)累積變量
B.重新結(jié)合變換
C.利用SIMD
D.以上三個(gè)都是
A.上界
B.下界
C.平均值
D.最小值
最新試題
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對所有指令都相同。(2)一個(gè)指令周期中,()對多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對于同一個(gè)數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號(hào)位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動(dòng)的數(shù)據(jù)稱為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱之為()。
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲(chǔ)信息的。
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
計(jì)算機(jī)的I/O接口是()之間的交接界面。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級(jí)結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲(chǔ)器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號(hào)被讀出后,還需經(jīng)過一個(gè)()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。