A.分支預(yù)測(cè)無(wú)法正確預(yù)測(cè)跳轉(zhuǎn)時(shí),可能會(huì)造成預(yù)測(cè)錯(cuò)誤處罰
B.在使用投機(jī)執(zhí)行的處理器中,處理器會(huì)避開(kāi)預(yù)測(cè)的分支目標(biāo)處的指令
C.不要過(guò)分關(guān)心可預(yù)測(cè)的分支
D.書(shū)寫(xiě)適合用條件傳送實(shí)現(xiàn)的代碼可避免預(yù)測(cè)錯(cuò)誤處罰
您可能感興趣的試卷
你可能感興趣的試題
A.尋呼溢出
B.訴諸溢出
C.緩沖區(qū)溢出
D.堆棧溢出
A.循環(huán)展開(kāi)和并行地累積在多個(gè)值中
B.循環(huán)展開(kāi)和重新結(jié)合變換
C.重新結(jié)合變換和并行累積
D.重新結(jié)合變換、循環(huán)展開(kāi)和并行積累
A.通過(guò)增加每次迭代計(jì)算的元素的數(shù)量,減少循環(huán)迭代次數(shù)
B.減少了不直接有助于程序結(jié)果的操作的數(shù)量
C.減少了整個(gè)計(jì)算中關(guān)鍵路徑上的操作數(shù)量
D.可改進(jìn)浮點(diǎn)運(yùn)算的性能
A.選擇合適的算法和數(shù)據(jù)結(jié)構(gòu)
B.編譯器能夠有效優(yōu)化以轉(zhuǎn)換成高效可執(zhí)行代碼的源代碼
C.利用并行性
D.增加過(guò)程調(diào)用
A.行優(yōu)先
B.列優(yōu)先
C.隨機(jī)
最新試題
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡(jiǎn)單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對(duì)所有指令都相同。(2)一個(gè)指令周期中,()對(duì)多數(shù)指令所完成的功能是類(lèi)似的。(3)一條指令在執(zhí)行過(guò)程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
使用硬件堆棧時(shí),其中()移動(dòng)。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。
將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。
存儲(chǔ)器堆棧需要設(shè)置一個(gè)專(zhuān)門(mén)的硬件寄存器,稱為(),而寄存器堆棧則沒(méi)有。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒(méi)有外加電源供電,使得RAM成為了()。
在計(jì)算機(jī)存儲(chǔ)層次結(jié)構(gòu)中,以下哪種存儲(chǔ)器技術(shù)能同時(shí)具備高速訪問(wèn)、低功耗和大容量?()
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。