單項(xiàng)選擇題在Bootloader中,一般不會(huì)出現(xiàn)在stage2的操作是()。

A.調(diào)用內(nèi)核代碼
B.處理器內(nèi)部的基本寄存器設(shè)置、系統(tǒng)基本參數(shù)設(shè)置、時(shí)鐘初始化
C.向操作系統(tǒng)內(nèi)核傳遞啟動(dòng)參數(shù)
D.將內(nèi)核代碼和根文件系統(tǒng)映像從ROM存儲(chǔ)器復(fù)制到RAM存儲(chǔ)器


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題下面關(guān)于RS-232和RS-485的敘述中,正確的是()。

A.RS-485采用負(fù)邏輯傳輸:+3V~+15V時(shí)為邏輯0,-15V~-3V時(shí)為邏輯1
B.RS-232采用差分信號(hào)傳輸方式
C.RS-485的傳輸距離比RS-232遠(yuǎn)
D.RS-232的傳輸速率比RS-485高

2.單項(xiàng)選擇題下面是關(guān)于S3C2410的GPIO端口的敘述,其中錯(cuò)誤的是()。

A.S3C2410有GPA、GPB、GPC、GPD、GPE、GPF、GPG和GPH這8個(gè)GPIO端口,它們都是雙功能的I/O端口
B.與S3C2410某個(gè)GPIO端口對(duì)應(yīng)的控制寄存器決定該端口引腳的功能
C.與S3C2410某個(gè)GPIO端口對(duì)應(yīng)的數(shù)據(jù)寄存器存放該端口輸入的數(shù)據(jù)或輸出的數(shù)據(jù)
D.與S3C2410某個(gè)GPIO端口對(duì)應(yīng)的上拉寄存器決定該端口引腳是否要被內(nèi)部上拉

3.單項(xiàng)選擇題下面是關(guān)于ARM嵌入式芯片中的中斷控制器及向量中斷控制器(VIC)和嵌套向量中斷控制器(NVIC)的敘述,其中錯(cuò)誤的是()。

A.只有當(dāng)一個(gè)新的中斷的優(yōu)先級(jí)高于當(dāng)前正在執(zhí)行的中斷處理的優(yōu)先級(jí)時(shí),VIC才向內(nèi)核提出中斷請(qǐng)求
B.NVIC可以進(jìn)行中斷的嵌套,即高優(yōu)先級(jí)的中斷可以進(jìn)入低優(yōu)先級(jí)中斷的處理過(guò)程中,待高優(yōu)先級(jí)中斷處理完成后才繼續(xù)執(zhí)行低優(yōu)先級(jí)中斷
C.目前基于ARM內(nèi)核的嵌入式芯片中的中斷控制器僅支持向量中斷
D.基于ARM內(nèi)核的嵌入式芯片中的中斷控制器掛在AMBA的系統(tǒng)總線上

5.單項(xiàng)選擇題下面是關(guān)于ARM處理器芯片內(nèi)部的定時(shí)計(jì)數(shù)組件的敘述,其中錯(cuò)誤的是()。

A.ARM處理芯片內(nèi)部的定時(shí)計(jì)數(shù)組件中包含通用定時(shí)器(Timer)
B.ARM處理芯片內(nèi)部的定時(shí)計(jì)數(shù)組件中一般只包含一路脈沖寬度調(diào)制信號(hào)(PWM)
C.ARM處理芯片內(nèi)部的看門(mén)狗定時(shí)器(WDT)的主要功能是,當(dāng)處理器進(jìn)入錯(cuò)誤狀態(tài)后的一定時(shí)間內(nèi)可使處理器復(fù)位
D.ARM處理芯片內(nèi)部的實(shí)時(shí)時(shí)鐘(RTC)可直接提供年月日時(shí)分秒,使應(yīng)用系統(tǒng)具有自己獨(dú)立的日期和時(shí)間