您可能感興趣的試卷
你可能感興趣的試題
A.低通
B.帶通
C.高通
D.帶阻
A.0
B.fs/N
C.(N-1)fs/N
D.fs
A.4
B.5
C.6
D.7
A.{0,1,2,3}
B.{2,3,4,0}
C.{2,3,4,1}
D.{4,1,2,3}
最新試題
以下哪些項(xiàng)是C54x DSP的硬件結(jié)構(gòu)特點(diǎn)?()
請(qǐng)問TMS320C54x DSP支持以下哪些自舉模式?()
對(duì)于C5416DSP而言,在采用雙操作數(shù)的間接尋址方式時(shí),可以使用下面的哪個(gè)輔助寄存器(),用于雙操作數(shù)的間接尋址。
C54x DSP的CPU有多個(gè)運(yùn)算單元,累加器是其重要組成部分,請(qǐng)指出以下選項(xiàng)中哪些是C54x DSP的累加器?()
下列哪些選項(xiàng)屬于C54x DSP的片內(nèi)外設(shè)?()
對(duì)長度為1024點(diǎn)的信號(hào)進(jìn)行二層小波包變換,信號(hào)被分解為4個(gè)小數(shù)據(jù)包,將其中最左邊的第一個(gè)數(shù)據(jù)包的小波系數(shù)置零,然后對(duì)信號(hào)進(jìn)行重構(gòu),其作用等價(jià)于()
單位沖擊序列Z變換的收斂域是()。
對(duì)于TMS320C5416DSP而言,如果外部輸入時(shí)鐘信號(hào)(CLKIN)為16MHz,通常可以在硬件初始化時(shí)配置時(shí)鐘模式寄存器(CLKMD寄存器)來對(duì)CLKIN信號(hào)進(jìn)行倍頻處理使其高速運(yùn)行。若軟件初始化時(shí)設(shè)置時(shí)鐘模式寄存器(CLKMD)的值為0x9007有效時(shí),TMS320C5416DSP的CPU實(shí)際運(yùn)行頻率為()
窗函數(shù)法也稱為傅氏級(jí)數(shù)法,選取傅氏級(jí)數(shù)的項(xiàng)數(shù)愈多,引起的誤差就()。
對(duì)于C54x DSP的匯編語句“ STM #x, AR0 ”中使用了哪些尋址方式?()