A.輸入的二進制代碼譯成對應輸出的二進制代碼
B.輸入的高、低電平譯成對應輸出的二進制代碼
C.輸入的高、低電平譯成對應輸出的高、低電平
D.輸入的二進制代碼譯成對應輸出的高、低電平
您可能感興趣的試卷
你可能感興趣的試題
下圖電路中,74LS161構(gòu)成了()
A.六進制計數(shù)器
B.五進制計數(shù)器
C.四進制計數(shù)器
D.十進制計數(shù)器
A.15
B.8
C.7
D.1
A.F=B´C´+AC+A´B
B.F=A´C´+BC+AB´
C.F=A´C´+BC+AB´+A´C´
D.F=B´C´+AC+A´B+BC+AB´+A´C´
A.1000
B.1001
C.1010
A.4
B.3
C.8
最新試題
基本鎖存器的約束條件是()。
555芯片的4腳可以直接控制輸出端3腳的電位,2腳也可以控制輸出端3腳的電位,6腳也可以控制輸出端3腳的電位,那么這三個引腳哪個的優(yōu)先級別最高?()
顯示譯碼器74HC4511正常顯示譯碼時,三個特殊功能輸入端LE、分別應該預置為()。
觸發(fā)器對邊沿敏感,因此抗干擾能力比鎖存器更強。
若采用反饋異步清零法構(gòu)建9進制的計數(shù)器,則反饋信號應該根據(jù)()狀態(tài)來生成。
下圖所示的電路能夠?qū)崿F(xiàn)的功能是()。
編碼器CD4532中,當輸出為000時,還需要通過()端口是否為高電平來判斷是否為正常編碼輸出。
某觸發(fā)器的特性方程為Qn+1=,這是一個()觸發(fā)器。
左邊的555芯片置位輸入端2腳低電平的上限值是多少?()
74LVC163是具有同步清零功能的計數(shù)器,其余功能與74LVC161相同。則此“同步清零”功能是在()時刻完成的。