您可能感興趣的試卷
你可能感興趣的試題
A.電網(wǎng)電壓換流
B.負(fù)載電壓換流
C.器件換流
D.LC諧振換流
三相全控橋式有源逆變電路,晶閘管電流的有效值IT為()。
A.A
B.B
C.C
D.D
A.反向電壓
B.正向電壓
C.零電壓
D.交變電壓
A.α、U2、負(fù)載電流Id以及變壓器漏抗XC
B.α和U2
C.α以及負(fù)載電流I
D.α、U2以及變壓器漏抗XC
A.60°
B.180°
C.120°
D.90°
A.1.17U2cosα
B.1.17U2sinα
C.1.41U2cosα
D.1.41U2sinα
A.第二象限
B.第三象限
C.第四象限
D.第一象限
晶閘管電流的波形系數(shù)定義為()。
A.A
B.B
C.C
D.D
最新試題
3個(gè)JK觸發(fā)器,通過電路設(shè)計(jì),可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計(jì)數(shù)器。
集成運(yùn)放應(yīng)用范圍現(xiàn)已遠(yuǎn)遠(yuǎn)超出了數(shù)學(xué)運(yùn)算,涉及到了()測量和自動(dòng)控制等方面
對(duì)理想運(yùn)放,當(dāng)運(yùn)放工作在線性區(qū)時(shí),其輸出電壓與兩個(gè)輸入端的電壓差呈非線性關(guān)系。
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
使用中若IC大于ICM,即使晶體管不損壞,β也會(huì)下降。
9個(gè)JK觸發(fā)器,通過電路設(shè)計(jì),可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計(jì)數(shù)器。
清零端與脈沖信號(hào)的狀態(tài)無關(guān),所以叫做同步清零。
3進(jìn)制的加法計(jì)數(shù)器,需要()塊JK觸發(fā)器。
由兩個(gè)觸發(fā)器組成的時(shí)序電路,所以其工作狀態(tài)應(yīng)為()種。
反相比例運(yùn)算,放大倍數(shù)為5,輸入0.2v,輸出為()v。