A.0°~180°
B.0°~150°
C.0°~120°
D.0°~90°
您可能感興趣的試卷
你可能感興趣的試題
單相橋式半控整流電路中,電阻性負(fù)載,流過每個(gè)晶閘管的有效電流IT=()。
A.A
B.B
C.C
D.D
單相半控橋式整流電路帶純電阻性負(fù)載時(shí),晶閘管承受正向電壓的最大值為()。
A.A
B.B
C.C
D.D
A.轉(zhuǎn)折電壓
B.反向擊穿電壓
C.閾值電壓
D.額定電壓
A.全控型器件
B.半控型器件
C.不控型器件
D.觸發(fā)型器件
最新試題
清零端與脈沖信號的狀態(tài)無關(guān),所以叫做同步清零。
集成運(yùn)放應(yīng)用范圍現(xiàn)已遠(yuǎn)遠(yuǎn)超出了數(shù)學(xué)運(yùn)算,涉及到了()測量和自動(dòng)控制等方面
現(xiàn)有58個(gè)信息等待用二進(jìn)制代碼進(jìn)行編碼,需要用8位二進(jìn)制代碼來表示。
本征半導(dǎo)體是(),導(dǎo)電能力弱。
異步計(jì)數(shù)器的計(jì)數(shù)脈沖加到了最低位觸發(fā)器,而其它各位觸發(fā)器都是,依靠相鄰低位觸發(fā)器輸出的進(jìn)位脈沖,采用逐級傳遞方式進(jìn)行觸發(fā)。
對理想運(yùn)放,當(dāng)運(yùn)放工作在線性區(qū)時(shí),其輸出電壓與兩個(gè)輸入端的電壓差呈非線性關(guān)系。
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:5位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
3進(jìn)制的加法計(jì)數(shù)器,需要()塊JK觸發(fā)器。
4位二進(jìn)制加法計(jì)數(shù)器的,計(jì)數(shù)長度為()