A.降低頻率
B.PC受到干擾而跑飛時(shí)產(chǎn)生復(fù)位
C.既可以降低頻率也可以升高頻率
D.穩(wěn)定頻率,但不改變頻率
您可能感興趣的試卷
你可能感興趣的試題
A.ARP與DP
B.DP與低7位偏移地址
C.ARP與當(dāng)前ARx內(nèi)容
D.PM與ARP
A.8位
B.16位
C.32位
D.64位
A.0x00F1H
B.0x00E1H
C.0x00F3H
D.0x0080H
A.硬件
B.軟件
C.軟硬件結(jié)合
D.以上都不是
A.哈佛結(jié)構(gòu)
B.馮•諾依曼結(jié)構(gòu)
C.矩陣結(jié)構(gòu)
D.以上都不是
最新試題
TMS320C5416DSP硬件復(fù)位后,其DSP程序?qū)膹?fù)位中斷地址()開始執(zhí)行。
C54x DSP的 PMST寄存器的值為0xAC時(shí),以下說法正確的是哪項(xiàng)?()
離散二進(jìn)小波變換的含義是()
對(duì)于C54x DSP的匯編語(yǔ)句“ STM #x, AR0 ”中使用了哪些尋址方式?()
窗函數(shù)法也稱為傅氏級(jí)數(shù)法,選取傅氏級(jí)數(shù)的項(xiàng)數(shù)愈多,引起的誤差就()。
采用C語(yǔ)言開發(fā)C54x DSP程序時(shí),將產(chǎn)生以下數(shù)據(jù)段和程序段,請(qǐng)問以下數(shù)據(jù)段中哪些通常為未初始化變量保留存儲(chǔ)空間()
C54x DSP的CPU有多個(gè)運(yùn)算單元,累加器是其重要組成部分,請(qǐng)指出以下選項(xiàng)中哪些是C54x DSP的累加器?()
以TMS320VC5416為例,若設(shè)置PMST寄存器的值為0x7FA0,則以下說法錯(cuò)誤的是()
在C54x DSP的程序設(shè)計(jì)中,若采用C語(yǔ)言編程需要將變量img數(shù)組存放于數(shù)據(jù)段imgSection中,請(qǐng)問以下哪條語(yǔ)句可以實(shí)現(xiàn)()
對(duì)于C5416DSP而言,在采用雙操作數(shù)的間接尋址方式時(shí),可以使用下面的哪個(gè)輔助寄存器(),用于雙操作數(shù)的間接尋址。