A.組合合邏輯控制器的時(shí)序系統(tǒng)比較簡單
B.微程序控制器的時(shí)序系統(tǒng)比較簡單
C.兩者的時(shí)序系統(tǒng)復(fù)雜程度相同
D.可能是組合邏輯控制器時(shí)序系統(tǒng)簡單,也可能微程序控制器時(shí)序系統(tǒng)簡單
您可能感興趣的試卷
你可能感興趣的試題
A.CPU控制
B.微程序控制
C.系統(tǒng)總線控制
D.CPU內(nèi)部總線控制
A.要求發(fā)送數(shù)據(jù)的設(shè)備
B.要求接收數(shù)據(jù)的設(shè)備
C.CPU
D.申請控制總線,并掌握總線控制權(quán)的設(shè)備
A.時(shí)序
B.系統(tǒng)組成角度
C.數(shù)據(jù)傳送格式
D.信息傳送
A.階碼部分與尾數(shù)部分分別進(jìn)行加減運(yùn)算
B.階碼與尾數(shù)作為一個(gè)整體相加減
C.階碼對齊后,尾數(shù)相加減
D.尾數(shù)單獨(dú)加減,取二數(shù)中最大階碼值作為結(jié)果的階碼值
A.在原碼一位乘中只有求和操作而無相減操作
B.在補(bǔ)碼一位乘中只有求和操作而無相減操作
C.在原碼一位乘中,即有求和操作,也有相減操作
D.不管是原碼一位乘或補(bǔ)碼一位乘,都既有求和操作也有相減操作
最新試題
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。
軟件堆棧在工作中()移動(dòng)。
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場所是()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。
寫出X=10111101的補(bǔ)碼表示,正確結(jié)果為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲(chǔ)器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號(hào)被讀出后,還需經(jīng)過一個(gè)()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
計(jì)算機(jī)的I/O接口是()之間的交接界面。
將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。