CPU的數(shù)據(jù)通路如下圖所示。運(yùn)算器中R0~R3為通用寄存器,DR為數(shù)據(jù)緩沖寄存器,PSW為狀態(tài)字寄存器。D-cache為數(shù)據(jù)存儲器,I-cache為指令存儲器,AR為地址寄存器,PC為程序計數(shù)器(具有加1功能),IR為指令寄存器。單線箭頭信號均為微操作控制信號(電位或脈沖),例如,LRO表示讀出R0寄存器,SR0表示寫入R0寄存器。
機(jī)器指令“STOR1,(R2)”實(shí)現(xiàn)的功能是:將寄存器R1中的數(shù)據(jù)寫到以(R2)為地址的數(shù)存單元中。
請設(shè)計該存數(shù)指令的指令周期流程圖,并在CPU周期框外寫出所需的微操作控制信號(一個CPU周期含4個時鐘信號T1~T4,寄存器打入信號須注明Ti時序)。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
計算機(jī)采用總線結(jié)構(gòu)的好處是()。
計算機(jī)系統(tǒng)是可以分層的,在某級觀察者角度看到的機(jī)器被稱為(),只需要通過該級語言來了解和使用。
()又稱為萬國碼,是由許多語言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號的字符編碼方案。
使用硬件堆棧時,其中()移動。
計算機(jī)的I/O接口是()之間的交接界面。
已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。
()又稱字選法,所對應(yīng)的存儲器是字結(jié)構(gòu)的。
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
主存儲器通常由以下哪些部分組成?()