變量DATAX和DATAY定義如下:
試編寫(xiě)一個(gè)程序段,實(shí)現(xiàn)將DATAX和DATAY中的兩個(gè)雙字?jǐn)?shù)據(jù)相加
您可能感興趣的試卷
你可能感興趣的試題
變量DATAX和DATAY定義如下:
試編寫(xiě)一個(gè)程序段,實(shí)現(xiàn)將DATAX和DATAY兩個(gè)字?jǐn)?shù)據(jù)相乘(用MUL)。
試用其他指令序列來(lái)代替完成以下指令的功能:
最新試題
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫(xiě)。()
I2C總線的兩條信號(hào)線的名稱(chēng)是()和()。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪問(wèn)的()性。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。