假定某計(jì)算機(jī)字長(zhǎng)16位,CPU內(nèi)部結(jié)構(gòu)如圖所示,CPU和存儲(chǔ)器之間采用同步方式通信,按字編址。采用定長(zhǎng)指令字格式,指令由兩個(gè)字組成,第一個(gè)字指明操作碼和尋址方式,第二個(gè)字包含立即數(shù)Imm16。若一次存儲(chǔ)訪問所花時(shí)間為2個(gè)CPU時(shí)鐘周期,每次存儲(chǔ)訪問存取一個(gè)字,取指令階段第二次訪存將Imm16取到MDR中,請(qǐng)寫出下列指令在指令執(zhí)行階段的控制信號(hào)序列,并說明需要幾個(gè)時(shí)鐘周期。
將立即數(shù)Imm16加到寄存器R1中,此時(shí),Imm16為立即操作數(shù)。即:R[R1]←R[R1]+ Imm16您可能感興趣的試卷
你可能感興趣的試題
最新試題
按最優(yōu)調(diào)度策略連續(xù)輸入8個(gè)任務(wù)時(shí),流水線的實(shí)際吞吐率是多少?
假設(shè)在3000次訪存中,第一級(jí)Cache不命中110次,第二級(jí)Cache不命中55次。試問:在這種情況下,該Cache系統(tǒng)的局部不命中率和全局不命中率各是多少?
共需要多少個(gè)觸發(fā)器和多少個(gè)與門?
畫出其中一組的邏輯圖。
在有16個(gè)處理器的均勻洗牌網(wǎng)絡(luò)中,若要使第0號(hào)處理器與第15號(hào)處理器相連,需要經(jīng)過多少次均勻洗牌和交換置換。
寫出主存地址和Cache地址的格式,并標(biāo)出各字段的長(zhǎng)度。
若Cache的4個(gè)塊號(hào)為C0、C1、C2和C3,列出程序執(zhí)行過程中的Cache塊地址流。
指出主存與Cache之間各個(gè)塊的映象關(guān)系。
如果N=100,采用指令取消技術(shù)后,在程序執(zhí)行過程中,能夠節(jié)省多少個(gè)指令周期?
設(shè)計(jì)8位字長(zhǎng)的寄存器—寄存器型指令3條,16位字長(zhǎng)的寄存器一存儲(chǔ)器型變址尋址方式指令4條,變址范圍不小于正、負(fù)127。請(qǐng)?jiān)O(shè)計(jì)指令格式,并給出指令各字段的長(zhǎng)度和操作碼的編碼。