您可能感興趣的試卷
你可能感興趣的試題
A.10
B.5
C.2.5
D.20
為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
A.或非門
B.與非門
C.異或門
D.同或門
要使JK觸發(fā)器在時鐘脈沖作用下,實現(xiàn)輸出,則輸入信號應(yīng)為()。
A.J=K=1
B.J=Q,K'=Q
C.J=Q,K=Q
D.J=Q,K=1
如圖電路實現(xiàn)的邏輯函數(shù)是()。
A.F=W’X’Y’+W’YZ+WYZ+W’XYZ’
B.F=W’X’Y’+W’YZ+WY’Z+WXYZ’
C.F=∑(W,X,Y,Z)(0,1,3,7,8,13,14)
D.F=∑(W,X,Y,Z)(0,1,3,7,9,13,14)
?如圖所示電路論述正確的是()。
A.實現(xiàn)了P=B3⊕B2⊕B1⊕B0⊕1,校驗電路是否輸入偶數(shù)個1,當(dāng)輸入偶數(shù)個1時輸出P=1
B.實現(xiàn)了P=B3⊕B2⊕B1⊕B0⊕1,產(chǎn)生了奇校驗位,如果連同P一起發(fā)送B2B2B1B0P,發(fā)送了奇數(shù)個1
C.實現(xiàn)了P=B3⊕B2⊕B1⊕B0,校驗電路是否輸入偶數(shù)個1,當(dāng)輸入偶數(shù)個1時輸出P=1
D.實現(xiàn)了P=B3⊕B2⊕B1⊕B0,產(chǎn)生了奇校驗位,如果連同P一起發(fā)送B2B2B1B0P,發(fā)送了奇數(shù)個1
最新試題
?十進制數(shù)22.37對應(yīng)的二進制數(shù)是()。
如圖,是151的電路設(shè)計,其中輸入端的使用了6個反相器,而實現(xiàn)邏輯功能應(yīng)該可以省掉三個,為什么這么設(shè)計()。
若n個變量的同或運算和異或運算結(jié)果相同,則n為奇數(shù)()
二進制加法運算包含的輸入、輸出變量有()。
已知有二輸入邏輯門,只有當(dāng)輸X和Y都為1時,輸出F才為1,則X,Y與F的邏輯關(guān)系為()。
約束項在函數(shù)化簡時可以當(dāng)作1,是因為在實際電路中,這種輸入組合根本不可能會讓其發(fā)生。
如圖電路實現(xiàn)的邏輯函數(shù)是()。
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
?下圖邏輯單元實現(xiàn)的功能為()。
對于D觸發(fā)器,如果時鐘頻率為10MHz,輸出信號Q的頻率可能是()MHz。