A.SM0.0
B.SM0.1
C.SM0.4
D.SM0.5
您可能感興趣的試卷
你可能感興趣的試題
A.S7-P指令集
B.MCS-51指令集
C.Z80指令集
D.IEC1131-3指令集
A.T0~T255
B.T1~T256
C.T0~T511
D.T0~T512
A.SM0.0
B.SM0.1
C.SM0.4
D.SM0.5
A.C0~T255
B.C1~C256
C.C0~C511
D.C1~C512
A.立即尋址
B.直接尋址
C.間接尋址
D.符號(hào)尋址
最新試題
集成運(yùn)放的反相輸入端,當(dāng)輸入信號(hào)(ui1)由此輸入時(shí),輸出信號(hào)(u0)與輸入ui1同相。
反相比例運(yùn)算,放大倍數(shù)為5,輸入0.2v,輸出為()v。
使用中若IC大于ICM,即使晶體管不損壞,β也會(huì)下降。
并聯(lián)型穩(wěn)壓電路中,硅穩(wěn)壓二極管應(yīng)和負(fù)載()
集成運(yùn)放在信號(hào)運(yùn)算中的應(yīng)用電路有()
9個(gè)JK觸發(fā)器,通過(guò)電路設(shè)計(jì),可以接成()進(jìn)制以?xún)?nèi)的,任意進(jìn)制的計(jì)數(shù)器。
3位二進(jìn)制加法計(jì)數(shù)器的,計(jì)數(shù)長(zhǎng)度為()
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
6進(jìn)制異步清零,最后一個(gè)計(jì)數(shù)狀態(tài)應(yīng)該為()
由兩個(gè)觸發(fā)器組成的時(shí)序電路,所以其工作狀態(tài)應(yīng)為()種。