A.1
B.2
C.3
D.4
您可能感興趣的試卷
你可能感興趣的試題
A.結(jié)構(gòu)文本
B.順序功能圖
C.指令表
D.匯編語言
A.用戶存儲(chǔ)器
B.只讀存儲(chǔ)器
C.隨機(jī)存儲(chǔ)器
D.可擦除存儲(chǔ)器
A.ATCH、RETI
B.CALL、CRET
C.CALL、RETI
D.DTCH、CRET
A.0~22
B.1~22
C.0~33
D.1~33
A.SCRT
B.HSC
C.PTO
D.PWM
最新試題
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
6進(jìn)制異步清零,最后一個(gè)計(jì)數(shù)狀態(tài)應(yīng)該為()
下列受時(shí)鐘控制的是()
全加器的輸入信號(hào)是()
由兩個(gè)觸發(fā)器組成的時(shí)序電路,所以其工作狀態(tài)應(yīng)為()種。
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:3位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
平衡電阻是保證了集成運(yùn)放兩個(gè)輸入端,靜態(tài)時(shí)外接電阻相等。
異步計(jì)數(shù)器的計(jì)數(shù)脈沖加到了最低位觸發(fā)器,而其它各位觸發(fā)器都是,依靠相鄰低位觸發(fā)器輸出的進(jìn)位脈沖,采用逐級傳遞方式進(jìn)行觸發(fā)。
碼制即編碼體制,在數(shù)字電路中主要是指用二進(jìn)制代碼來表示非二進(jìn)制數(shù)字以及字符的編碼方法和規(guī)則。
反相比例運(yùn)算電路,平衡電阻的求法:令ui=0,則uo=0,此時(shí)反相端對地總電阻值,即為所求平衡電阻值。