A.CMOS允許懸空
B.TTL不允許懸空
C.TTL允許懸空
D.CMOS不允許懸空
您可能感興趣的試卷
你可能感興趣的試題
A.電源電壓極性不得接反,其額定值為5V
B.與非不使用的輸入端接“1”
C.與非門輸入端可以串有電阻器,但其值不應(yīng)大于開(kāi)門電阻
D.或非門不使用的輸入端接“0”
A.檢流計(jì)的指示值為零
B.相鄰橋臂電阻成比例,電橋才平衡
C.對(duì)邊橋臂電阻的乘積相等,電橋也平衡
D.四個(gè)橋臂電阻值必須一樣大小,電橋才平衡
A.理想的電壓源與電流源之間可以等效
B.要保持端鈕的極性不變
C.兩種模型中的電阻R0是相同的,但連接關(guān)系不同
D.兩種模型的等效是對(duì)外電路而言
A.二極管
B.三極管
C.晶閘管
D.場(chǎng)效應(yīng)管
A.電阻
B.電容
C.電感
D.二極管
A.工程管理器
B.實(shí)時(shí)數(shù)據(jù)庫(kù)
C.I/O驅(qū)動(dòng)程序
D.數(shù)據(jù)服務(wù)
A.變量連接
B.網(wǎng)絡(luò)數(shù)據(jù)庫(kù)連接
C.數(shù)據(jù)庫(kù)連接
D.系統(tǒng)數(shù)據(jù)連接
A.浮點(diǎn)型
B.指針型
C.字符型
D.長(zhǎng)整型
A.歷史數(shù)據(jù)存儲(chǔ)
B.趨勢(shì)曲線數(shù)據(jù)處理
C.報(bào)表數(shù)據(jù)處理
D.腳本數(shù)據(jù)處理
A.運(yùn)行、更新
B.恢復(fù)、更新
C.備份、更新
D.備份、恢復(fù)
最新試題
集成運(yùn)放應(yīng)用范圍現(xiàn)已遠(yuǎn)遠(yuǎn)超出了數(shù)學(xué)運(yùn)算,涉及到了()測(cè)量和自動(dòng)控制等方面
現(xiàn)有58個(gè)信息等待用二進(jìn)制代碼進(jìn)行編碼,需要用8位二進(jìn)制代碼來(lái)表示。
4位二進(jìn)制加法計(jì)數(shù)器的,計(jì)數(shù)長(zhǎng)度為()
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:3位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
電壓比較器的功能是,將一個(gè)模擬量輸入電壓,與一個(gè)參考電壓VR進(jìn)行比較,并將比較的結(jié)果輸出,它廣泛應(yīng)用于()等方面。
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:5位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
從000一直到100這五個(gè)狀態(tài)是循環(huán)的,而且每來(lái)一個(gè)脈沖它就加一,很顯然它是一個(gè)()加法計(jì)數(shù)器。
放大電路靜態(tài)工作點(diǎn)設(shè)置不妥當(dāng),會(huì)產(chǎn)生飽和失真或截止失真。
全加器的輸入信號(hào)是()
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。