A.1
B.6
C.8
D.10
您可能感興趣的試卷
你可能感興趣的試題
A.1
B.2
C.4
D.8
A.3
B.4
C.5
D.10
A.沒有觸發(fā)器
B.沒有統(tǒng)一的時鐘脈沖控制
C.沒有穩(wěn)定狀態(tài)
D.輸出只與內(nèi)部狀態(tài)有關(guān)
A.N-1
B.N
C.N+1
D.2N
A.變量譯碼器
B.加法器
C.數(shù)碼寄存器
D.數(shù)據(jù)選擇器
A.4
B.5
C.9
D.20
A.工作速度高
B.觸發(fā)器利用率高
C.電路簡單
D.不受時鐘CP控制
A.基本RS觸發(fā)器
B.主從RS觸發(fā)器
C.同步RS觸發(fā)器
D.邊沿D觸發(fā)器
A.無
B.單
C.雙
D.多
A.邊沿D觸發(fā)器
B.主從RS觸發(fā)器
C.同步RS觸發(fā)器
D.主從JK觸發(fā)器
最新試題
具有“有1出0、全0出1”功能的邏輯門是()
7系列EPROM存儲的數(shù)據(jù)是()可擦除的。
利用2個74LS138和1個非門,可以擴(kuò)展得到1個()線譯碼器。
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
如要將一個最大幅度為5.1V的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
TTL與非門輸出低電平的參數(shù)規(guī)范值是()
10-4線優(yōu)先編碼器允許同時輸入()路編碼信號。
若停電數(shù)分鐘后恢復(fù)供電,()中的信息能夠保持不變。
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點(diǎn)是消除了()對轉(zhuǎn)換精度的影響。
兩個與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時,兩個輸入信號R=1和S=1。觸發(fā)器的輸出Q會()。