A.邏輯符號(hào)
B.功能表
C.真值表
D.狀態(tài)轉(zhuǎn)換圖
您可能感興趣的試卷
你可能感興趣的試題
A.TTL集成電路
B.PMOS集成電路
C.NMOS集成電路
D.CMOS集成電路
A.晶體二極管
B.晶體三極管
C.MOS晶體管
D.電阻
A.雙極性集成電路
B.TTL集成電路
C.CMOS集成電路
D.單極性集成電路
A.電阻
B.電容
C.二極管
D.三極管
A.輸入低電平時(shí),三極管工作在截止區(qū),輸出為高電平。
B.輸入高電平時(shí),三極管工作在飽和區(qū),輸出為低電平。
C.輸入低電平時(shí),三極管工作在截止區(qū),輸出為低電平。
D.輸入高電平時(shí),三極管工作在飽和區(qū),輸出為高電平。
A.電阻
B.電位器
C.二極管
D.三極管
A.晶體二極管
B.晶體三極管
C.MOS晶體管
D.晶體振蕩器
A.接高于2V的電壓
B.接另一TTL電路的輸出高電平
C.接地
D.懸空
A.接地
B.接低于0.8V的電壓
C.接另一個(gè)TTL電路的輸出
D.懸空
A.放大區(qū)
B.飽和區(qū)
C.截止區(qū)
D.發(fā)射區(qū)
最新試題
ROM可以用來存儲(chǔ)程序、表格和大量固定數(shù)據(jù),但它不可以用來實(shí)現(xiàn)()。
用原碼輸出的譯碼器實(shí)現(xiàn)多輸出邏輯函數(shù),需要增加若干個(gè)()。
10-4線優(yōu)先編碼器允許同時(shí)輸入()路編碼信號(hào)。
具有“有1出0、全0出1”功能的邏輯門是()
兩個(gè)與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時(shí),兩個(gè)輸入信號(hào)R=1和S=1。觸發(fā)器的輸出Q會(huì)()。
一個(gè)兩輸入端的門電路,當(dāng)輸入為10時(shí),輸出不是1的門電路為()
小容量RAM內(nèi)部存儲(chǔ)矩陣的字?jǐn)?shù)與外部地址線數(shù)n的關(guān)系一般為()
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
簡(jiǎn)述用譯碼器或多路選擇器實(shí)現(xiàn)組合邏輯電路的不同之處。
如果把D觸發(fā)器的輸出Q反饋連接到輸入D,則輸出Q的脈沖波形的頻率為CP脈沖頻率f的()。