A.同步時序邏輯電路狀態(tài)的變化與時鐘脈沖同步,而異步時序電路中沒有統(tǒng)一的時鐘脈沖,電路的狀態(tài)隨輸入信號的改變而相應改變。
B.異步時序電路的每個狀態(tài)都是“穩(wěn)定狀態(tài)”,而同步時序邏輯電路的狀態(tài)分為“穩(wěn)定”和“不穩(wěn)定“兩種。
C.同步時序電路中,任一時刻,幾個輸入變量可以同時變化。
D.異步時序電路中,每個時刻僅允許一個輸入信號發(fā)生變化,以避免電路中可能出現(xiàn)的競爭現(xiàn)象。
您可能感興趣的試卷
你可能感興趣的試題
A.數(shù)碼寄存器
B.計數(shù)器
C.移位寄存器
D.序列信號檢查器
A.狀態(tài)轉換圖
B.特征方程
C.真值表
D.數(shù)理方程
A.可逆計數(shù)器
B.循環(huán)計數(shù)器
C.同步計數(shù)器
D.異步計數(shù)器
A.集成定時器
B.組合邏輯電路
C.存儲電路
D.脈沖產生電路
A.進行狀態(tài)編碼
B.進行電路設計
C.列出真值表
D.畫出邏輯圖
最新試題
具有“有1出0、全0出1”功能的邏輯門是()
利用2個74LS138和1個非門,可以擴展得到1個()線譯碼器。
雙積分型數(shù)字電壓表是否需要取樣-保持電路?請說明理由。
什么是觸發(fā)器的不定狀態(tài),如何避免不定狀態(tài)的出現(xiàn)?
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
若停電數(shù)分鐘后恢復供電,()中的信息能夠保持不變。
10-4線優(yōu)先編碼器允許同時輸入()路編碼信號。
小容量RAM內部存儲矩陣的字數(shù)與外部地址線數(shù)n的關系一般為()
簡述用譯碼器或多路選擇器實現(xiàn)組合邏輯電路的不同之處。
判斷如下VHDL的操作是否正確,如不正確,請改正。字符a和b的數(shù)據(jù)類型是BIT,c是INTEGER,執(zhí)行c<=a+b。