A.AX,SI,DI,BX
B.BP,BX,CX,DX
C.SI,DI,BP,BX
D.BX,CX,SI,DI
您可能感興趣的試卷
你可能感興趣的試題
A.0
B.1
C.2
D.3
A.記憶正在處理中的中斷
B.存放從外設(shè)來的中斷請求信號
C.允許向CPU發(fā)中斷請求
D.禁止向CPU發(fā)中斷請求
A.存儲(chǔ)器的物理地址
B.存儲(chǔ)器的邏輯地址
C.存儲(chǔ)器的段基值
D.存儲(chǔ)器的起始地址
A.高16位
B.低16位
C.高8位
D.低8位
A.OF
B.AF
C.PF
D.CF
最新試題
I2C總線的兩條信號線的名稱是()和()。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢的選項(xiàng)是()。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()