問答題比較8086CPU子程序調(diào)用和執(zhí)行中斷服務操作的異同。
您可能感興趣的試卷
你可能感興趣的試題
1.單項選擇題8251在數(shù)據(jù)傳輸過程中,不能檢測到的錯誤是()。
A.同步字符錯
B.數(shù)據(jù)溢出錯
C.奇偶校驗錯
D.幀格式錯
2.單項選擇題6片8259A級聯(lián)最多可以管理()個中斷。
A.48
B.40
C.44
D.43
3.單項選擇題采用虛擬存儲器技術(shù)的目的是什么?()。
A.提高CPU訪問主存速度
B.擴大外存的存儲空間
C.提高CPU訪問外存速度
D.擴大存儲器的尋址空間
4.單項選擇題8086CPU執(zhí)行算術(shù)運算指令不會影響的標志位是()。
A.溢出標志
B.符號標志
C.零標志
D.方向標志
5.單項選擇題8086CPU,若NMI、除法中斷和INTR同時產(chǎn)生,則CPU執(zhí)行完當前指令后對中斷請求的檢測順序為()。
A.NMI、除法中斷、INTR
B.NMI、INTR、除法中斷
C.INTR、除法中斷、NMI
D.除法中斷、NMI、INTR
最新試題
增計數(shù)模式的計數(shù)過程是()。
題型:單項選擇題
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
題型:填空題
指令LEA BX,TABLE等價于指令MOV BX,OFFSET TABLE。()
題型:判斷題
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
題型:填空題
在嵌入式應用系統(tǒng)中,模擬I2C時序擴展比硬件I2C通信擴展具有更大的靈活性。
題型:判斷題
I2C總線的通信速率僅由主機確定。
題型:判斷題
8086CPU內(nèi)部標志寄存器FLAG共有6個有效的標志位。
題型:判斷題
某存儲器系統(tǒng)要求采用3:8譯碼器對A19~A15進行全譯碼,需要()片。
題型:單項選擇題
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
題型:填空題
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
題型:判斷題