A.編碼器
B.計(jì)數(shù)器
C.譯碼器
D.數(shù)據(jù)選擇器
您可能感興趣的試卷
你可能感興趣的試題
已知輸入A、B和輸出Y的波形如下圖所示,則對(duì)應(yīng)的邏輯門電路是()
A.與門
B.與非門
C.或非門
D.異或門
A.5
B.4
C.3
D.2
A.卡諾圖化簡(jiǎn)時(shí)所依據(jù)的原理是:具有相鄰性的最小項(xiàng)可以合并,并消去不同 的因子
B.卡諾圖中排列呈矩形的4個(gè)相鄰的最小項(xiàng)可以合并為一項(xiàng),消去2對(duì)因子
C.卡諾圖中排列呈矩形的6個(gè)相鄰的最小項(xiàng)可以合并為一項(xiàng),消去3對(duì)因子
D.卡諾圖中排列呈矩形的8個(gè)相鄰的最小項(xiàng)可以合并為一項(xiàng),消去3對(duì)因子
圖中為TTL門電路,其輸出為()狀態(tài)。
A.高電平
B.低電平
C.高阻態(tài)
D.不確定
A.SR觸發(fā)器
B.T觸發(fā)器
C.D觸發(fā)器
D.T’觸發(fā)器
最新試題
某JK觸發(fā)器的現(xiàn)態(tài)為1,次態(tài)為0,說明其激勵(lì)可能是()。
74LVC163是具有同步清零功能的計(jì)數(shù)器,其余功能與74LVC161相同。則此“同步清零”功能是在()時(shí)刻完成的。
觸發(fā)器對(duì)邊沿敏感,因此抗干擾能力比鎖存器更強(qiáng)。
顯示譯碼器74HC4511正常顯示譯碼時(shí),三個(gè)特殊功能輸入端LE、分別應(yīng)該預(yù)置為()。
編碼器CD4532中,當(dāng)輸出為000時(shí),還需要通過()端口是否為高電平來判斷是否為正常編碼輸出。
某觸發(fā)器的特性方程為Qn+1=,這是一個(gè)()觸發(fā)器。
下圖是一張()觸發(fā)器的狀態(tài)圖。
若采用反饋異步清零法構(gòu)建9進(jìn)制的計(jì)數(shù)器,則反饋信號(hào)應(yīng)該根據(jù)()狀態(tài)來生成。
傳輸門控D鎖存器和邏輯門控D鎖存器是兩種邏輯功能不同的鎖存器。
數(shù)值比較器的擴(kuò)展方式有串聯(lián)和并聯(lián)兩種,其中并聯(lián)連接方式比串聯(lián)連接方式運(yùn)行速度快,但需要更多的芯片來構(gòu)成。