A.在早期總線結(jié)構(gòu)中,CPU是總線上唯一的主控者
B.當代總線結(jié)構(gòu)是一些標準總線,它與結(jié)構(gòu)、CPU無關(guān)
C.當代總結(jié)結(jié)構(gòu)中,系統(tǒng)不允許存在多個處理器模塊
D.當代總結(jié)結(jié)構(gòu)中,總線控制器的作用是完成幾個總線請求者之間的協(xié)調(diào)與仲裁
您可能感興趣的試卷
你可能感興趣的試題
A.CPU同其它高速功能部件相連接的總線,稱為內(nèi)部總線
B.CPU同IO設(shè)備之間相互連接的總線,稱為IO總線
C.CPU內(nèi)部連接各寄存器及運算器件之間的總線,稱為外部總線
D.IO設(shè)備之間互相連接的總線,稱為IO總線
A.CPU同計算機系統(tǒng)的其它高速功能部件相連接的總線
B.CPU同IO設(shè)備之間相互連接的總線
C.CPU內(nèi)部連接各寄存器及運算器件之間的總線
D.IO設(shè)備之間互相連接的總線
A.CPU同計算機系統(tǒng)的其它高速功能部件相連接的總線
B.CPU同IO設(shè)備之間相互連接的總線
C.CPU內(nèi)部連接各寄存器及運算器件之間的總線
D.IO設(shè)備之間互相連接的總線
A.CPU能識別指令和數(shù)據(jù)
B.運算器完成算術(shù)邏輯運算
C.在取指周期中,CPU根據(jù)對指令操作碼的譯碼或測試,進行指令所要求的操作
D.指令周期是由若干個CPU周期組成
A.CPU只能識別指令,無法識別總線上的數(shù)據(jù)
B.運算器完成算術(shù)邏輯運算,并實現(xiàn)取指操作
C.在執(zhí)行周期中,CPU根據(jù)對指令操作碼的譯碼或測試,進行指令所要求的操作
D.CPU周期是由若干個指令周期組成
最新試題
將十六進制數(shù)(1A5)16轉(zhuǎn)換為十進制數(shù),正確結(jié)果為()。
從給定的選項中選擇認為正確的一項。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機間傳輸數(shù)據(jù),適合選用()接口。(2)遠程終端及計算機網(wǎng)絡(luò)設(shè)備等遠離主機的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。
由硬件實現(xiàn)的功能改由軟件模擬來實現(xiàn)的做法被稱為()
從給定的選項中選擇你認為正確的一項。A.半加器B.全加器C.原碼D.補碼E.數(shù)據(jù)校驗F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點數(shù)的加減法可以由帶符號位的原碼、反碼和補碼直接參與運算,其中()加減法運算的實現(xiàn)規(guī)則最簡單,電路實現(xiàn)也最方便。(3)執(zhí)行補碼加減法運算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運算后,若兩個符號位不同,即出現(xiàn)01和10,表示運算結(jié)果()。(5)在數(shù)值運算中數(shù)值位向符號位進位,或符號位向更高位進位產(chǎn)生的溢出,可以用這兩個進位輸出的()操作來判斷。
從給定的選項中選擇認為正確的一項。A.存儲矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無論是動態(tài)存儲器還是靜態(tài)存儲器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實際上是對另外兩種映像方式的折中,是它們的普遍形式。(3)計算機存儲系統(tǒng)中,()是解決運行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲器有三種地址空間,其中()用于存放運行的程序和數(shù)據(jù)。(5)多級結(jié)構(gòu)存儲器系統(tǒng),是建立在程序運行的()原理之上的。
存儲在能永久保存信息的器件中的程序被稱為()。
()又稱字選法,所對應(yīng)的存儲器是字結(jié)構(gòu)的。
計算機的I/O接口是()之間的交接界面。
動態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲信息的。
已知定點小數(shù)的真值X=-0.1001,寫出[X]反,正確結(jié)果為()。