單項選擇題?若要將一CMOS與非門當作反相器(非門)使用,則輸入端A、B端的連接方式是()。
A.A或B中有一個接“1”
B.A或B中有一個接“0”
C.A或B中有一個懸空
D.不能實現(xiàn)
您可能感興趣的試卷
你可能感興趣的試題
1.單項選擇題以下哪個電路的輸出信號可以看做是M中取1碼(或獨熱碼)?()
A.十進制計數(shù)器
B.7段譯碼器
C.二進制編碼器
D.二進制譯碼器
2.多項選擇題已知兩個邏輯函數(shù)F(a,b)=a’b’+ab,G(a,b)=a’b+ab’,下面哪一種描述是正確的?()
A.F(a,b)=GD(a,b)
B.F(a’,b)=G(a,b)
C.F(a’,b’)=G(a,b)
D.F(a,b)=G’(a,b)
3.多項選擇題構成數(shù)字電路最基本的器件主要有()。
A.譯碼器
B.觸發(fā)器
C.加法器
D.邏輯門
4.單項選擇題設A補=(1*******),B補=(0*******),C補=(1*******),在下列8位補碼符號數(shù)的運算中,可能產(chǎn)生溢出的是哪一個?(注:*代表任意的0或1)()
A.(A+B)
B.(A-C)
C.(B+C)
D.(B-C)
5.單項選擇題利用移位寄存器設計一個“10101001”串行序列發(fā)生器,至少需要()個觸發(fā)器。
A.3
B.4
C.5
D.8
最新試題
若集成塊內部為驅動單元提供的驅動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設計(圖中反相器上面標注了相應的驅動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
題型:單項選擇題
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
題型:單項選擇題
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
題型:單項選擇題
如圖所示,則F=()。
題型:多項選擇題
?兩個二進制數(shù)的補碼相加,有溢出的是()。
題型:多項選擇題
輸出端不能直接線與的門電路有()。
題型:單項選擇題
為實現(xiàn)將D觸發(fā)器轉換為T觸發(fā)器,下圖所示電路的虛框內應是()。
題型:單項選擇題
邏輯函之間滿足()關系。
題型:多項選擇題
若n個變量的同或運算和異或運算結果相同,則n為奇數(shù)()
題型:判斷題
若集成塊內部為驅動單元提供的驅動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設計(圖中反相器上面標注了相應的驅動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
題型:單項選擇題