您可能感興趣的試卷
你可能感興趣的試題
用代數(shù)法證明等式
下圖中設(shè)初態(tài)試分析該電路。
用卡諾圖化簡(jiǎn)下面函數(shù)求出它的最簡(jiǎn)與或表達(dá)式。
已知基本RS觸發(fā)器邏輯圖如下,試填其功能表。
最新試題
要使CMOS門輸入高電平,不能使用的方法為()。
輸出端不能直接線與的門電路有()。
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
TTL門電路具有負(fù)載能力強(qiáng)、抗干擾能力強(qiáng)和轉(zhuǎn)換速度高等特點(diǎn)。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
要使JK觸發(fā)器在時(shí)鐘脈沖作用下,實(shí)現(xiàn)輸出,則輸入信號(hào)應(yīng)為()。
?數(shù)字設(shè)計(jì)的層次主要有()。
電路結(jié)構(gòu)如圖所示,該電路是()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。