A.J=K=0
B.J=Q,K=
C.J=0,K=
D.J=Q,K=0
您可能感興趣的試卷
你可能感興趣的試題
A.與項(xiàng)相或
B.最小項(xiàng)相或
C.最大項(xiàng)相與
D.或項(xiàng)相與
A.4
B.8
C.10
D.12
A.1
B.2
C.3
D.8
函數(shù)F(A,B,C,D)=∑m(1,3,4,6,8,10),它的卡諾圖如下圖所示。函數(shù)的最簡(jiǎn)與或表達(dá)式F=()。
A.A
B.B
C.C
D.D
A.余3碼
B.5421碼
C.余3循環(huán)碼
D.格雷碼
最新試題
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
與模擬電路相比,數(shù)字系統(tǒng)的優(yōu)越性主要體現(xiàn)在()。
?若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))相當(dāng)于()個(gè)內(nèi)部標(biāo)準(zhǔn)門(mén)級(jí)聯(lián)的延遲時(shí)間。
已知有二輸入邏輯門(mén),只有當(dāng)輸X和Y都為1時(shí),輸出F才為1,則X,Y與F的邏輯關(guān)系為()。
邏輯函之間滿(mǎn)足()關(guān)系。
CC4000系列的CMOS門(mén)電路不能直接接()系列的門(mén)電路。
?如圖電路,描述正確的是()。
要使TTL與非門(mén)變成反相器,多余的輸入端不能采用的方法為()。
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
對(duì)于D觸發(fā)器,如果時(shí)鐘頻率為10MHz,輸出信號(hào)Q的頻率可能是()MHz。