分別用D、T、JK觸發(fā)器作為同步時(shí)序電路的存儲(chǔ)元件,實(shí)現(xiàn)下表所示二進(jìn)制狀態(tài)表的功能。試寫出激勵(lì)函數(shù)和輸出函數(shù)表達(dá)式,比較采用哪種觸發(fā)器可使電路最簡單。
您可能感興趣的試卷
最新試題
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
?下圖邏輯單元實(shí)現(xiàn)的功能為()。
輸出端不能直接線與的門電路有()。
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。
?十進(jìn)制數(shù)178.5對(duì)應(yīng)的余3碼是()。
?若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))相當(dāng)于()個(gè)內(nèi)部標(biāo)準(zhǔn)門級(jí)聯(lián)的延遲時(shí)間。
對(duì)于D觸發(fā)器,如果時(shí)鐘頻率為10MHz,輸出信號(hào)Q的頻率可能是()MHz。