A.001
B.101
C.110
D.111
您可能感興趣的試卷
你可能感興趣的試題
A.并聯(lián)比較型
B.逐次逼近型
C.雙積分型
D.施密特觸發(fā)器
A.采樣
B.量化
C.保持
D.編碼
A.采樣
B.量化
C.保持
D.編碼
A.采樣
B.量化
C.保持
D.編碼
為使采樣輸出信號(hào)不失真地代表輸入模擬信號(hào),采樣頻率fs和輸入模擬信號(hào)的最高頻率fImax的關(guān)系是()
A.A
B.B
C.C
D.D
最新試題
?BCD碼譯碼器如果不允許輸入大于9的數(shù)值的時(shí)候,當(dāng)輸入10時(shí),輸出為()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
?十進(jìn)制數(shù)22.37對(duì)應(yīng)的二進(jìn)制數(shù)是()。
使用74HC138實(shí)現(xiàn)邏輯函數(shù)正確的是()。
為實(shí)現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。
?如圖電路,描述正確的是()。
?下圖邏輯單元實(shí)現(xiàn)的功能為()。
要使CMOS門輸入高電平,不能使用的方法為()。
已知函數(shù)F(A,B,C,D)=(AB’)’+(C’D+B’C)’,則其最簡(jiǎn)表達(dá)式為()。