為使采樣輸出信號不失真地代表輸入模擬信號,采樣頻率fs和輸入模擬信號的最高頻率fImax的關(guān)系是()
A.A
B.B
C.C
D.D
您可能感興趣的試卷
你可能感興趣的試題
A.1
B.2
C.4
D.8
A.4KΩ
B.5KΩ
C.10KΩ
D.20KΩ
A.1
B.3
C.4
D.8
A.全譯碼可編程陣列
B.全譯碼不可編程陣列
C.非全譯碼可編程陣列
D.非全譯碼不可編程陣列
A.地址線9根,數(shù)據(jù)線1根
B.地址線1根,數(shù)據(jù)線9根
C.地址線512根,數(shù)據(jù)線9根
D.地址線9根,數(shù)據(jù)線512根
最新試題
CC4000系列的CMOS門電路不能直接接()系列的門電路。
?兩個二進制數(shù)的補碼相加,有溢出的是()。
為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
?下圖邏輯單元實現(xiàn)的功能為()。
?十進制數(shù)178.5對應(yīng)的余3碼是()。
?如圖所示電路論述正確的是()。
?若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))相當(dāng)于()個內(nèi)部標(biāo)準(zhǔn)門級聯(lián)的延遲時間。
約束項在函數(shù)化簡時可以當(dāng)作1,是因為在實際電路中,這種輸入組合根本不可能會讓其發(fā)生。