問答題用時(shí)序FPLA設(shè)計(jì)一個(gè)循環(huán)碼十進(jìn)制計(jì)數(shù)器。要求設(shè)計(jì)優(yōu)化,即FPLA的面積盡可能小。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
?如圖所示電路論述正確的是()。
題型:多項(xiàng)選擇題
?數(shù)字設(shè)計(jì)的層次主要有()。
題型:多項(xiàng)選擇題
?若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))相當(dāng)于()個(gè)內(nèi)部標(biāo)準(zhǔn)門級(jí)聯(lián)的延遲時(shí)間。
題型:?jiǎn)雾?xiàng)選擇題
輸出端不能直接線與的門電路有()。
題型:?jiǎn)雾?xiàng)選擇題
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。
題型:多項(xiàng)選擇題
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
題型:?jiǎn)雾?xiàng)選擇題
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
題型:?jiǎn)雾?xiàng)選擇題
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
題型:?jiǎn)雾?xiàng)選擇題
電路結(jié)構(gòu)如圖所示,該電路是()。
題型:?jiǎn)雾?xiàng)選擇題
若n個(gè)變量的同或運(yùn)算和異或運(yùn)算結(jié)果相同,則n為奇數(shù)()
題型:判斷題