單項(xiàng)選擇題八路數(shù)據(jù)選擇器,其地址輸入端(選擇控制段)有()個(gè)。

A.8
B.2
C.3
D.4


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題在下列邏輯部件中,不屬于組合邏輯部件的是() 。

A.譯碼器
B.編碼器
C.全加器
D.寄存器

2.單項(xiàng)選擇題IspLSI器件中,縮寫字母GLB是指()。

A.全局布線區(qū)
B.通用邏輯塊
C.輸出布線區(qū)
D.I/O單元

3.單項(xiàng)選擇題下列器件中是()現(xiàn)場片。

A.觸發(fā)器
B.計(jì)數(shù)器
C.EPROM
D.加法器

4.單項(xiàng)選擇題GAL器件的與陣列(),或陣列()。()

A.固定;可編程
B.可編程;可編程
C.固定;固定
D.可編程;固定

最新試題

?兩個(gè)二進(jìn)制數(shù)的補(bǔ)碼相加,有溢出的是()。

題型:多項(xiàng)選擇題

?數(shù)字設(shè)計(jì)的層次主要有()。

題型:多項(xiàng)選擇題

電路結(jié)構(gòu)如圖所示,該電路是()。

題型:單項(xiàng)選擇題

已知有二輸入邏輯門,只有當(dāng)輸X和Y都為1時(shí),輸出F才為1,則X,Y與F的邏輯關(guān)系為()。

題型:單項(xiàng)選擇題

?若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))相當(dāng)于()個(gè)內(nèi)部標(biāo)準(zhǔn)門級(jí)聯(lián)的延遲時(shí)間。

題型:單項(xiàng)選擇題

如圖,是151的電路設(shè)計(jì),其中輸入端的使用了6個(gè)反相器,而實(shí)現(xiàn)邏輯功能應(yīng)該可以省掉三個(gè),為什么這么設(shè)計(jì)()。

題型:單項(xiàng)選擇題

?BCD碼譯碼器如果不允許輸入大于9的數(shù)值的時(shí)候,當(dāng)輸入10時(shí),輸出為()。

題型:單項(xiàng)選擇題

與模擬電路相比,數(shù)字系統(tǒng)的優(yōu)越性主要體現(xiàn)在()。

題型:多項(xiàng)選擇題

若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。

題型:單項(xiàng)選擇題

?十進(jìn)制數(shù)178.5對(duì)應(yīng)的余3碼是()。

題型:單項(xiàng)選擇題