或非門(mén)構(gòu)成的基本RS觸發(fā)器,輸入端SR的約束條件是()
A.A
B.B
C.C
D.D
您可能感興趣的試卷
你可能感興趣的試題
A.8
B.2
C.3
D.4
A.譯碼器
B.編碼器
C.全加器
D.寄存器
A.全局布線區(qū)
B.通用邏輯塊
C.輸出布線區(qū)
D.I/O單元
A.觸發(fā)器
B.計(jì)數(shù)器
C.EPROM
D.加法器
最新試題
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
已知有二輸入邏輯門(mén),只有當(dāng)輸X和Y都為1時(shí),輸出F才為1,則X,Y與F的邏輯關(guān)系為()。
與模擬電路相比,數(shù)字系統(tǒng)的優(yōu)越性主要體現(xiàn)在()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
若n個(gè)變量的同或運(yùn)算和異或運(yùn)算結(jié)果相同,則n為奇數(shù)()
如圖電路實(shí)現(xiàn)的邏輯函數(shù)是()。
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
為實(shí)現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T(mén)觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
電路結(jié)構(gòu)如圖所示,該電路是()。