A.1,1
B.1,2
C.2,1
D.2,2
您可能感興趣的試卷
你可能感興趣的試題
74LS147是二 - 十進(jìn)制優(yōu)先級(jí)編碼器,編碼輸出低電平有效,若輸入為=011111111 時(shí),輸出應(yīng)為()。
A.1111
B.0000
C.1110
D.0110
A.AB
B.
C.
D.AB+C
A.基本觸發(fā)器
B.鐘控觸發(fā)器
C.主從觸發(fā)器
D.邊沿觸發(fā)器
A.3
B.2
C.1
D.4
A.D=Q
B.
C.D=1
D.D=0
最新試題
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
如圖,是151的電路設(shè)計(jì),其中輸入端的使用了6個(gè)反相器,而實(shí)現(xiàn)邏輯功能應(yīng)該可以省掉三個(gè),為什么這么設(shè)計(jì)()。
對(duì)于D觸發(fā)器,如果時(shí)鐘頻率為10MHz,輸出信號(hào)Q的頻率可能是()MHz。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
如圖所示,則F=()。
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。
為實(shí)現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
?利用開關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價(jià)的邏輯關(guān)系為()。
要使JK觸發(fā)器在時(shí)鐘脈沖作用下,實(shí)現(xiàn)輸出,則輸入信號(hào)應(yīng)為()。
關(guān)于集成塊的輸出單元,下列說法中正確的是()。