判斷題十進(jìn)制數(shù)(9)10比十六進(jìn)制數(shù)(9)16小。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
?若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,對于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))相當(dāng)于()個內(nèi)部標(biāo)準(zhǔn)門級聯(lián)的延遲時間。
題型:單項(xiàng)選擇題
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
題型:單項(xiàng)選擇題
?當(dāng)共陰極7段數(shù)碼管顯示2的時候,輸出應(yīng)該為()。
題型:單項(xiàng)選擇題
對于D觸發(fā)器,如果時鐘頻率為10MHz,輸出信號Q的頻率可能是()MHz。
題型:多項(xiàng)選擇題
?十進(jìn)制數(shù)22.37對應(yīng)的二進(jìn)制數(shù)是()。
題型:單項(xiàng)選擇題
已知有二輸入邏輯門,只有當(dāng)輸X和Y都為1時,輸出F才為1,則X,Y與F的邏輯關(guān)系為()。
題型:單項(xiàng)選擇題
?十進(jìn)制數(shù)178.5對應(yīng)的余3碼是()。
題型:單項(xiàng)選擇題
使用74HC138實(shí)現(xiàn)邏輯函數(shù)正確的是()。
題型:單項(xiàng)選擇題
如圖,是151的電路設(shè)計(jì),其中輸入端的使用了6個反相器,而實(shí)現(xiàn)邏輯功能應(yīng)該可以省掉三個,為什么這么設(shè)計(jì)()。
題型:單項(xiàng)選擇題
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
題型:單項(xiàng)選擇題