若邏輯函數(shù)則F和G相與的結(jié)果為()
A.A
B.B
C.C
D.D
您可能感興趣的試卷
你可能感興趣的試題
為實(shí)現(xiàn)D觸發(fā)器轉(zhuǎn)換為T(mén)觸發(fā)器,圖所示的虛線(xiàn)框內(nèi)應(yīng)是()
A.或非門(mén)
B.與非門(mén)
C.異或門(mén)
D.同或門(mén)
A.2
B.3
C.1
D.4
下列觸發(fā)器中,沒(méi)法約束條件的是()
A.A
B.B
C.C
D.D
A.真值表
B.狀態(tài)表
C.狀態(tài)圖
D.邏輯表達(dá)式
A.4入4出
B.8入8出
C.8入4出
D.8入5出
最新試題
?兩個(gè)二進(jìn)制數(shù)的補(bǔ)碼相加,有溢出的是()。
若n個(gè)變量的同或運(yùn)算和異或運(yùn)算結(jié)果相同,則n為奇數(shù)()
已知有二輸入邏輯門(mén),只有當(dāng)輸X和Y都為1時(shí),輸出F才為1,則X,Y與F的邏輯關(guān)系為()。
?十進(jìn)制數(shù)178.5對(duì)應(yīng)的余3碼是()。
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
如圖所示,則F=()。
?構(gòu)成數(shù)字電路最基本的器件主要有()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
對(duì)于D觸發(fā)器,如果時(shí)鐘頻率為10MHz,輸出信號(hào)Q的頻率可能是()MHz。